Système DSOM-060N NXP I.MX 6ULL ​​sur module (SoM)

Le système DSOM-060N sur module est une carte mère i.MX6ULLL, l'i.MX6ULL est une famille de processeurs d'applications économes en énergie et optimisées en termes de coûts, avec une implémentation avancée d'un seul cœur Arm Cortex-A7
Table des Matières
DSOM 060 1 (2)

1. Description du produit DSOM-060N NXP I.MX 6ULL ​​SOM

1.1 Présentation et portée du produit

Le trou de tampon DSOM-060N Système sur module est une carte mère Linux intégrée de qualité industrielle basée sur la puce i.MX 6ULL ​​de NXP (MCIMX6Y2CVM08AB), avec l'intégration du Cortex-A7 d'ARM et de la gestion de l'alimentation.

Le DSOM-060 offre une variété de configurations de mémoire, y compris une gamme flexible de cartes mémoire DDR3L, NAND, eMMC et SD qui répondent aux exigences de nos clients. Il prend également en charge les connexions à diverses interfaces, y compris deux ports USB à haut débit avec PHY, double Ethernet, audio, écran avec écran tactile et interfaces série. De plus, le système prend en charge les applications de qualité industrielle ciblant les systèmes embarqués.

Le système sur module DSOM-060N NXP I.MX 6ULL ​​offre une large gamme de documents de développement et de ressources logicielles à la fois gratuits et open-source. Cette commodité permet aux développeurs d'améliorer leur efficacité de développement et de raccourcir le cycle de développement.

Caractéristiques 1.2
  • Petit et compact, mesurant seulement 38 mm x 38 mm, il conduit presque toutes les E/S de la puce.
  • Capacité EMMC de 8 Go ou NAND FLASH de 256 Mo (eMMC jusqu'à 256 Go ou NAND jusqu'à 2 Go en option)
  • RAM 512 Mo LPDDR3
  • Prend en charge le système d'exploitation Linux (tel que Debian ou Ubuntu, etc.)
  • Prend en charge 2 ports Ethernet 100M
  • Sorties 120 broches PIN avec un pas de 1.2 mm
  • Le processeur utilise MCIMX6Y2CVM08AB et la plage de température du module central est de -40 à 85 degrés
  • RoHS certifié
  • Le produit est stable et fiable. Après de nombreux tests à haute et basse température, des redémarrages répétés et d'autres tests.
Application 1.3
  • Ordinateur Linux intégré à l'industrie
  • Appareils Ménagers
  • Domotique – Maison intelligente
  • Interfaces homme-machine (IHM)
  • Terminaux de point de vente (POS)
  • Caisse enregistreuse
  • Scanners et imprimantes de codes-barres 2D
  • Infrastructure de réseau intelligent
  • Passerelles IdO
  • Passerelles résidentielles
  • Équipement de vision industrielle
  • Robotique
  • Équipement de fitness/de plein air

2. Schéma fonctionnel du système DSOM-060N NXP I.MX 6ULL ​​SOM

2.1 Schéma fonctionnel de la puce principale
image4
2.2 Schéma fonctionnel du système sur module
image5

3. Paramètres de base et interfaces du DSOM-060N NXP I.MX 6ULL ​​SOM

Produit Paramètre
Processeur MCIMX6Y2CVM08AB (800 MHz), crotexA7 monocœur, 792 MHz
RAM Norme DDR3/LPDDR3 512 Mo
Mémoire eMMC est livré en standard avec 8 Go
Entrée d'alimentation 5V / 0.25A
OS Linux (Debian, Ubuntu, .etc.)
Température Température de fonctionnement : -40°C ~85°C
Température de stockage: -50 ° C ~ 95 ° C
Humidité 10 ~ 95% (sans condensation)
Pression barométrique 76Kpa à 106Kpa
Taille 38mm × 38mm
PCB 8 couches, processus d'or par immersion, couche de signal de terre indépendante
Périphérique Quantité Nombre MAX de canaux (avec multiplexage, ne peuvent pas être atteints simultanément)
Ethernet 2 CH Ethernet 100 Mbps
UART 8 CH UART1 pour le débogage, UART3 pour la communication série du didacticiel
I2C 4 CH Un pour configurer le capteur de lumière ambiante AP3216C, un pour configurer le toucher LCD
SPI 4 CH Configuré pour le capteur à six axes icm20608
CAN 2 CH FlexCAN1
I2S 3 CH Conflits I2S avec les broches JTAG
2 CH Utilisé pour la gravure du micrologiciel, prenant en charge les modes hôte et esclave lorsqu'il est utilisé avec la carte mère
Caméra 1 CH prenant en charge OV5640/2640/7725 (sans FIFO)
JTAG 1 CH
LCD 1 CH Interface RGB888, prenant en charge une résolution maximale de 1366*768
ADC 10 CH GPIO1, peut être connecté à DHT11 ou DS18B20
PWM 8 CH Configuré pour le rétroéclairage LCD
SDIO 1 CH Utilisé pour SDIO Wi-Fi ou carte microSD
GPIO 105CH GPIO3 est utilisé pour les LED des plinthes et peut être personnalisé avec GPIO1. Des canaux supplémentaires peuvent être multiplexés en modifiant l'arborescence des périphériques.

4. Définition des broches du DSOM-060N NXP I.MX 6ULL ​​SOM

DSOM 060 1 (2)

Timbre Trou eMMC Version

DSOM 060 2 (1)

Dos de la version eMMC du trou du tampon

Pin Nom du signal Multiplexage des broches par défaut Multiplexage des broches pris en charge Fonction par défaut
     en carton support
Niveau ( V ) Type d'E/S Extraction d'E/S
1 CSI_VSYNC GPIO4_IO19 CSI_VSYNC, USDHC2_CLK, I2C2_SDA, EIM_RW, GPIO4_IO19, PWM7_OUT, UART6_RTS_B
     ESAI_TX4_RX1
CSI_VSYNC 3.3V  
2 CSI_DATA03 GPIO4_IO24 CSI_DATA05, USDHC2_DAT A3, ECSPI2_MISO, EIM_AD03, GPIO4_IO24, SAI1_RX_BCLK
     , UART5_CTS_B ,
     ESAI_RX_CLK
CSI_DATA05 3.3V  
3 CSI_DATA07 GPIO4_IO28 CSI_DATA09, USDHC2_DAT A7, ECSPI1_MISO, EIM_AD07, GPIO4_IO28, SAI1_TX_DATA
     , USDHC1_VSEL
     ECT , ESAI_TX0
CSI_DATA09 3.3V  
4 CSI_DATA01 GPIO4_IO22 CSI_DATA03, USDHC2_DAT A1, ECSPI2_SS0, EIM_AD01, GPIO4_IO22, SAI1_MCLK, SAI1_MCLK, ESAI_RX_HF_C
     LK
CSI_DATA03 3.3V  
5 CSI_DATA0 GPIO4_IO21 CSI_DATA02, USDHC2_DAT A0, ECSPI2_SCLK, EIM_AD00, GPIO4_IO21, SRC_INT_BOOT, UART5_TX, ESAI_TX_HF_CL
     K
CSI_DATA02 3.3V  
6 CSI_DATA04 GPIO4_IO25 CSI_DATA06, USDHC2_DAT A4, ECSPI1_SCLK, EIM_AD04, GPIO4_IO25, SAI1_TX_SYNC
     , USDHC1_WP ,
     ESAI_TX_FS
CSI_DATA06 3.3V
SD1_CLK GPIO2_IO17 USDHC1_CLK, GPT2_COMPA RE2, GPT2_COMPA RE2, SPDIF_IN, EIM_ADDR20, GPIO2_IO17,
     USB_OTG1_OC
USDHC1_CLK 3.3V  
8 SD1_CMD GPIO2_IO16 USDHC1_CMD
     , GPT2_COMPA RE1 , SAI2_RX_SYNC
     , SPDIF_OUT , EIM_ADDR19 , GPIO2_IO16 , SDMA_EXT_EV
     ENT00 ,
USDHC1_CMD 3.3V  
      USB_OTG1_PW
     R
     
9 SD1_DONNÉES2 GPIO2_IO20 USDHC1_DAT A2, GPT2_CAPTUR E1, SAI2_RX_DATA FLEXCAN2_TX, EIM_ADDR23, GPIO2_IO20, CCM_CLKO1,
     USB_OTG2_OC
USDHC1_DATA2 3.3V  
10 SD1_DONNÉES3 GPIO2_IO21 USDHC1_DAT A3, GPT2_CAPTUR E2, SAI2_TX_DATA
     , FLEXCAN2_RX
     , EIM_ADDR24 , GPIO2_IO21 , CCM_CLKO2 , ANATOP_OTG
     2_ID
USDHC1_DATA3 3.3V  
11 SD1_DONNÉES1 GPIO2_IO19 USDHC1_DAT A1, GPT2_CLK, SAI2_TX_BCLK
     , FLEXCAN1_RX
     , EIM_ADDR22 , GPIO2_IO19 ,
     USB_OTG2_PW
     R
USDHC1_DATA1 3.3V  
12 SD1_DONNÉES0 GPIO2_IO18 USDHC1_DAT A0
     GPT2_COMPA
USDHC1_DATA0 3.3V  
      RE3, SAI2_TX_SYN, FLEXCAN1_TX, EIM_ADDR21, GPIO2_IO18, ANATOP_OTG
     1_ID
     
13 SNVS_TAMP ER9 GPIO5_IO09 GPIO5_IO09 GPIO5_IO09CT
     _RST tactile
     réinitialiser la broche
3.3V  
14 GPIO1_IO05 GPIO1_IO05 ENET2_REF_CL K2, PWM4_OUTA NATOP_OTG2_ ID, CSI_FIELD, USDHC1_VSEL ECT, GPIO1_IO05, ENET2_1588_E VENT0_OUT,
     UART5_RX
USDHC1_VSEL ECT 3.3V  
15 LCD_ENABLE GPIO3_IO01 LCDIF_ENABLE
     , LCDIF_RD_E , UART4_RX , SAI3_TX_SYNC
     , EIM_CS3_B , GPIO3_IO01 , ECSPI2_RDY ,
     EPDC_SDLE
LCDIF_ENABE 3.3V  
16 GPIO1_IO09 GPIO1_IO09 PWM2_OUT, WDOG1_WDO G_ANY, SPDIF_IN, CSI_HSYNC, USDHC2_RESE T_B, GPIO1_IO09,
     USDHC1_RESE
GPIO1_IO09
     écran tactile CT_INT
3.3V  
      T_B,
     UART5_CTS_B
     
17 GPIO1_IO04 GPIO1_IO04 ENET1_REF_CL K1, PWM3_OUT, USB_OTG1_PW R, USDHC1_RESE T_B, GPIO1_IO04, ENET2_1588_E VENT0_IN,
     UART5_TX
GPIO1_IO04 3.3V  
18 GPIO1_IO02 GPIO1_IO02 I2C1_SCL, GPT1_COMPA RE2, USB_OTG2_PW R, ENET1_REF_CL K_25M, USDHC1_WP, GPIO1_IO02, SDMA_EXT_EV ENT00, SRC_ANY_PU_RESET,
     UART1_TX
GPIO1_IO02 3.3V  
19 SNVS_TAMP ER2 GPIO5_IO02 GPIO5_IO05 WIFI_INTIO est
     dessiné mais pas
     d'utiliser
3.3V  
20 SNVS_TAMP ER5 GPIO5_IO05 GPIO5_IO05 ENET1_INT_TRE
     EIO est tiré
     mais pas utilisé
3.3V  
21 SNVS_TAM PER7 GPIO5_IO07 GPIO5_IO07 GPIO5_IO07
     port réseau 1
     réinitialiser la broche
3.3V  
22 SNVS_TAMP ER8 GPIO5_IO08 GPIO5_IO08 GPIO5_IO08
     port réseau 2
     réinitialiser la broche
3.3V  
23 MODE D'AMORÇAGE
     1
GPIO5_IO11   BOOT_MODE1
     mode d'amorçage
3.3V  
24 MODE D'AMORÇAGE
     0
GPIO5_IO10   BOOT_MODE0
     mode d'amorçage
3.3V  
25 SNVS_TAMP
     ER0
GPIO5_IO00 GPIO5_IO00 GPIO5_IO00 3.3V  
26 SNVS_TAMP
     ER1
GPIO5_IO01 GPIO5_IO01 GPIO5_IO01 3.3V  
27 ALLUMÉ ÉTEINT SRC_RESET_B   ALLUMÉ ÉTEINT 3.3V  
28 SNVS_TAMP
     ER4
GPIO5_IO04 GPIO5_IO04 GPIO5_IO04 3.3V  
29 5V_IN1   Alimentation de la carte mère,
     entrée 5V
5V 5V _  
30 5V_IN2   Alimentation de la carte mère,
     entrée 5V
5V 5V _  
31 GND   terre GND    
32 USB_OTG2_V
     AUTOBUS
USB_OTG2_V
     AUTOBUS
USB alimenté USB_OTG2_VB
     US
3.3V  
33 USB_OTG1_V
     AUTOBUS
USB_OTG1_V
     AUTOBUS
USB alimenté USB_OTG1_VB
     US
3.3V  
34 USB_OTG2_D
     P
USB_OTG2_D
     P
  USB_OTG2_DP 3.3V  
35 USB_OTG2_D
     N
USB_OTG2_D
     N
  USB_OTG2_DN 3.3V  
36 USB_OTG1_D
     P
USB_OTG1_D
     P
  USB_OTG1_DP 3.3V  
37 USB_OTG1_D
     N
USB_OTG1_D
     N
  USB_OTG1_DN 3.3V  
38 USB_OTG1_C
     HD_B
USB_OTG1_C
     HD_B
  USB_OTG1_CH
     D_B
3.3V  
39 GPIO1_IO00 GPIO1_IO00 I2C2_SCL, GPT1_CAPTUR E1, ANATOP_OTG 1_ID, NET1_REF_CLK
     1,
ANATOP_OTG1
     _ID
3.3V  
      MQS_RIGHT, GPIO1_IO00, ENET1_1588_E VENT0_IN, SRC_SYSTEM_RESET, WDOG3_WDO
     G_B
     
40 UART1_TXD GPIO1_IO16 UART1_TX, ENET1_RDATA 02, I2C3_SCL, CSI_DATA02, GPT1_COMPA RE1, GPIO1_IO16, SPDIF_OUT,
     UART5_TX
UART1_TX 3.3V  
41 GPIO1_IO01 GPIO1_IO01 I2C2_SDA, GPT1_COMPA RE1, USB_OTG1_OC
     , ENET2_REF_CL K2 , MQS_LEFT , GPIO1_IO01 , ENET1_1588_E VENT0_OUT , SRC_EARLY_RE SET , WDOG1_WDO
     G_B _
AP_INTIO est dessiné mais pas utilisé 3.3V  
42 UART1_CTS_B GPIO1_IO18 UART1_CTS_B, ENET1_RX_CLK
     , USDHC1_WP , CSI_DATA04 ,
     ENET2_1588_E
     VENT1_IN ,
GPIO1_IO18 3.3V  
      GPIO1_IO18 , USDHC2_WP ,
     UART5_CTS_B
     
43 GPIO1_IO03 GPIO1_IO03 I2C1_SDA, GPT1_COMPA RE3, USB_OTG2_OC
     , USDHC1_CD_B
     , GPIO1_IO03 , CCM_DI0_EXT_CLK , SRC_TESTER_A
     CK
GPIO1_IO03 3.3V  
44 UART1_RX_DATA GPIO1_IO17 UART1_RX, ENET1_RDATA 03, I2C3_SDA, CSI_DATA03, GPT1_CLK, GPIO1_IO17, SPDIF_IN,
     UART5_RX
UART1_RX 3.3V  
45 GPIO1_IO07 GPIO1_IO07 ENET1_MDC, ENET2_MDC, USB_OTG_HOS T_MODE, CSI_PIXCLK, USDHC2_CD_B
     , GPIO1_IO07 , CCM_STOP ,
     UART1_RTS_B
Les deux ports réseau de ENET1_MDC
     et ENET2_MDC
     sont connectés au même IO
3.3V  
46 GPIO1_IO06 GPIO1_IO06 ENET1_MDIO, ENET2_MDIO, USB_OTG_PW R_WAKE, CSI_MCLK, USDHC2_WP, GPIO1_IO06,
     CCM_ATTENDRE ,
Les deux ports réseau de ENET1_MDIO\E NET2_MDIO
     sont connectés au même IO
3.3V  
      CCM_REF_FR_ B ,
     UART1_CTS_B
     
47 UART1_RTS GPIO1_IO19 UART1_RTS_B, ENET1_TX_ER, USDHC1_CD_B
     , CSI_DATA05 , ENET2_1588_E VENT1_OUT , GPIO1_IO19 , USDHC2_CD_B
     , UART5_RTS_B
USDHC1_CD_B 3.3V  
48 UART2_TX_DATA GPIO1_IO20 UART2_TX, ENET1_TDATA 02, I2C4_SCL, CSI_DATA06, GPT1_CAPTUR E1, GPIO1_IO20,
     ECSPI3_SS0
ECSPI3_SS0 3.3V  
49 UART2_RX_DATA GPIO1_IO21 UART2_RX, ENET1_TDATA 03, I2C4_SDA, CSI_DATA07, GPT1_CAPTUR E2, GPIO1_IO21, SJC_DONE,
     ECSPI3_SCLK
ECSPI3_SCLK 3.3V  
50 UART2_RTS GPIO1_IO23 UART2_RTS_B, ENET1_COL, FLEXCAN2_RX
     , CSI_DATA09 , GPT1_COMPA RE3 , GPIO1_IO23 , SJC_FAIL ,
     ECSPI3_MISO
ECSPI3_MISO 3.3V  
51 UART2_CTS GPIO1_IO22 UART2_CTS_B, ENET1_CRS, FLEXCAN2_TX, CSI_DATA08, GPT1_COMPA RE2, GPIO1_IO22, SJC_DE_B,
     ECSPI3_MOSI
ECSPI3_MOSI 3.3V  
52 UART3_TX_DATA GPIO1_IO24 UART3_TX, ENET2_RDATA 02, CSI_DATA01, UART2_CTS_B, GPIO1_IO24,
     SJC_JTAG_ACT
UART3_TX 3.3V  
53 UART3_RX_DATA GPIO1_IO25 UART3_RX, ENET2_RDATA 03, CSI_DATA00, UART2_RTS_B, GPIO1_IO25,
     EPIT1_OUT
UART3_RX 3.3V  
54 UART3_CTS GPIO1_IO26 UART3_CTS_B, ENET2_RX_CLK
     , FLEXCAN1_TX , CSI_DATA10 , ENET1_1588_E VENT1_IN , GPIO1_IO26 ,
     EPIT2_OUT
FLEXCAN1_TX 3.3V  
55 UART3_RTS GPIO1_IO27 UART3_RTS_B, ENET2_TX_ER, FLEXCAN1_RX
     , CSI_DATA11 , ENET1_1588_E VENT1_OUT ,
     GPIO1_IO27 ,
FLEXCAN1_RX 3.3V  
      WDOG1_WDO
     G_B
     
56 UART4_RX_DATA_ GPIO1_IO29 UART4_RX, ENET2_TDATA 03, I2C1_SDA, CSI_DATA13, CSU_CSU_ALA RM_AUT01, GPIO1_IO29, ECSPI2_SS0, EPDC_PWRCTR
     L01
I2C1_SDA 3.3V  
57 UART4_TX_DATA GPIO1_IO28 UART4_TX, ENET2_TDATA 02, I2C1_SCL, CSI_DATA12, CSU_CSU_ALA RM_AUT02, GPIO1_IO28,
     ECSPI2_SCLK
I2C1_SCL 3.3V  
58 USRT5_RX_DATA GPIO1_IO31 UART5_RX, ENET2_COL, I2C2_SDA, CSI_DATA15, CSU_CSU_INT_DEB, GPIO1_IO31, ECSPI2_MISO, EPDC_PWRCTR
     L03
I2C2_SDA 3.3V  
59 UART5_TX_DATA GPIO1_IO30 GPIO1_IO30, ECSPI2_MOSI, EPDC_PWRCTR L02, UART5_TXENE T2_CRS, I2C2_SCL,
     CSI_DONNÉES14 ,
I2C2_SCL 3.3V  
      CSU_CSU_ALA
     RM_AUT00
     
60 ENET1_RX_ER GPIO2_IO07 ENET1_RX_ER, UART7_RTS_B, PWM8_OUT, CSI_DATA23, EIM_CRE, GPIO2_IO07, KPP_COL03, GPT1_CAPTUR E2,
     EPDC_SDOEZ
ENET1_RX_ER 3.3V  
61 ENET1_TX_CLK GPIO2_IO06 ENET1_TX_CLK
     , UART7_CTS_B , PWM7_OUT , CSI_DATA22 , ENET1_REF_CL K1 , GPIO2_IO06 , KPP_ROW03 , GPT1_CLK ,
     EPDC_SDOED
ENET1_TX_CLK 3.3V  
62 ENET1_TX_D ATA1 GPIO2_IO04 ENET1_TDATA 01, UART6_CTS_B, PWM5_OUT, CSI_DATA20, ENET2_MDIO, GPIO2_IO04, KPP_ROW02, WDOG1_WDO G_RST_B_DEB,
     EPDC_SDCE08
ENET1_TDATA0 1 3.3V  
63 ENET1_TX_EN GPIO2_IO05 ENET1_TX_EN, UART6_RTS_B, PWM6_OUT, CSI_DATA21,
     ENET2_MDC ,
ENET1_TX_FR 3.3V  
      GPIO2_IO05, KPP_COL02, WDOG2_WDO G_RST_B_DEB,
     EPDC_SDCE09
     
64 EXET1_RX_D ATA0 GPIO2_IO00 ENET1_RDATA 00, UART4_RTS_B, PWM1_OUT, CSI_DATA16, FLEXCAN1_TX, GPIO2_IO00, KPP_ROW00, USDHC1_LCTL
     ,
     EPDC_SDCE04
ENET1_RDATA 00 3.3V  
65 ENET1_RX_EN GPIO2_IO02 ENET1_RX_EN, UART5_RTS_B, CSI_DATA18, FLEXCAN2_TX, GPIO2_IO02, KPP_ROW01, USDHC1_VSEL ECT,
     EPDC_SDCE06
ENET1_RX_FR 3.3V  
66 ENET1_RX_D ATA1 GPIO2_IO01 ENET1_RDATA 01, UART4_CTS_B, PWM2_OUT, CSI_DATA17, FLEXCAN1_RX
     , GPIO2_IO01 , KPP_COL00 , USDHC2_LCTL
     ,
     EPDC_SDCE05
ENET1_RDATA 01 3.3V  
67 ENET1_TX_D ATA0 GPIO2_IO03 ENET1_TDATA00 ,
     UART5_CTS_B ,
ENET1_TDATA0 0 3.3V  
      CSI_DATA19 , FLEXCAN2_RX
     , GPIO2_IO03 , KPP_COL01 , USDHC2_VSEL ECT ,
     EPDC_SDCE07
     
68 JATG_MOD SJC_MOD SJC_MOD, GPT2_CLK, SPDIF_OUT, ENET1_REF_CL K_25M, CCM_PMIC_RDY, GPIO1_IO10, SDMA_EXT_EV
     ENT00
JATG_MODIO
     dirige mais ne l'utilise pas
3.3V  
69 JTAG TRST_B SJC_TRSTB SJC_TRSTB, GPT2_COMPA RE3, SAI2_TX_DATA
     , PWM8_OUT, GPIO1_IO15, CAAM_RNG_O
     SC_OBS
SAI2_TX_DATA 3.3V  
70 JTAG_TMS SJC_TMS SJC_TMS, GPT2_CAPTUR E1, SAI2_MCLK, CCM_CLKO1, CCM_WAIT, GPIO1_IO11, SDMA_EXT_EV ENT01,
     EPIT1_OUT
SAI2_MCLK 3.3V  
71 JTAG_TCK SJC_TCK SJC_TCK , GPT2_COMPA RE2 ,
     SAI2_RX_DATA
SAI2_RX_DATA 3.3V  
      , PWM7_OUT, GPIO1_IO14, SIM2_POWER_
     FAIL
     
72 JTAG_TDO SJC_TDO SJC_TDO, GPT2_CAPTURE2, SAI2_TX_SYNC
     , CCM_CLKO2 , CCM_STOP , GPIO1_IO12 , MQS_RIGHT ,
     EPIT2_OUT
SAI2_TX_SYNC 3.3V  
73 JTAG_TDI SJC_TDI SJC_TDI, GPT2_COMPA RE1, SAI2_TX_BCLK
     , PWM6_OUT , GPIO1_IO13 , MQS_LEFT , SIM1_POWER_
     FAIL
SAI2_TX_BCLK 3.3V  
74 GPIO1_IO08 GPIO1_IO08 PWM1_OUT, WDOG1_WDO G_B, SPDIF_OUT, CSI_VSYNC, USDHC2_VSEL ECT, GPIO1_IO08, CCM_PMIC_RDY,
     UART5_RTS_B
PWM1_OUTBL
     Rétroéclairage de l'écran T_PWM
3.3V  
75 LCD_CLK GPIO3_IO00 LCDIF_CLK, LCDIF_WR_RW N, UART4_TX, SAI3_MCLK, EIM_CS2_B,
     GPIO3_IO00 ,
LCDIF_CLK 3.3V  
      WDOG1_WDO G_RST_B_DEB ,
     EPDC_SDCLK
     
76 LCD_HSYNC GPIO3_IO02 LCDIF_HSYNC, LCDIF_RS, UART4_CTS_B, SAI3_TX_BCLK
     , WDOG3_WDO G_RST_B_DEB , GPIO3_IO02 , ECSPI2_SS1 ,
     EPDC_SDOE
LCDIF_HSYNC 3.3V  
77 LCD_VSYNC GPIO3_IO03 LCDIF_VSYNC, LCDIF_BUSY, UART4_RTS_B, SAI3_RX_DATA
     , WDOG2_WDO G_B , GPIO3_IO03 , ECSPI2_SS2 ,
     EPDC_SDCE00
LCDIF_VSYNC 3.3V  
78 VDD_COIN_3V   Peut faire la fonction RTC. alimenté par un
     pile au lithium
VDD_COIN_3V
     alimentation par batterie
3.3V  
79 PMIC_ON_REQ   Utilisé pour contrôler l'alimentation 3.3V du fond de panier
     la quantité
PMIC_ON_REQ 3.3V  
80 RÉINITIALISER   broche de réinitialisation de la puce RÉINITIALISER 3.3V  
81 SNVS_TAMP
     ER6
GPIO5_IO06 GPIO5_IO06 ENET2_INT_TRE
     EIO n'est pas utilisé
3.3V  
82 ENET2_RX_D ATA0 GPIO2_IO08 ENET2_RDATA 00 , UART6_TX ,
     I2C3_SCL,
ENET2_RDATA 01 3.3V  
      ENET1_MDIO , GPIO2_IO08 , KPP_ROW04 , USB_OTG1_PW R ,
     EPDC_SDDO08
     
83 ENET2_RX_D ATA1 GPIO2_IO09 ENET2_RDATA 01, UART6_RX, I2C3_SDA, ENET1_MDC, GPIO2_IO09, KPP_COL04,
     USB_OTG1_OC
     ,
     EPDC_SDDO09
ENET2_RDATA 01 3.3V  
84 ENET2_TX_D ATA0 GPIO2_IO11 ENET2_TDATA 00, UART7_RX, I2C4_SDA, EIM_EB_B02, GPIO2_IO11, KPP_COL05,
     KPP_COL05
ENET2_TDATA0 0 3.3V  
85 ENET2_TX_D ATA1 GPIO2_IO12 ENET2_TDATA 01, UART8_TX, ECSPI4_SCLK, EIM_EB_B03, GPIO2_IO12, KPP_ROW06,
     USB_OTG2_PW R ,
     EPDC_SDDO12
ENET2_TDATA0 1 3.3V  
86 ENET2_RX_ER GPIO2_IO15 ENET2_RX_ER, UART8_RTS_B, ECSPI4_SS0, EIM_ADDR25,
     GPIO2_IO15 ,
ENET2_RX_ER 3.3V  
      KPP_COL07 , WDOG1_WDO G_ANY ,
     EPDC_SDDO15
     
87 ENET2_RX_EN GPIO2_IO10 ENET2_RX_EN, UART7_TX, I2C4_SCL, EIM_ADDR26, GPIO2_IO10, KPP_ROW05, ENET1_REF_CL K_25M,
     EPDC_SDDO10
L'icône principale est ENET2_CRS_DV
     , mais le nom réel est ENET2_RX_EN
3.3V  
88 ENET2_TX_EN GPIO2_IO13 ENET2_TX_EN, UART8_RX, ECSPI4_MOSI, EIM_ACLK, GPIO2_IO13, KPP_COL06, USB_OTG2_OC
     ,
     EPDC_SDDO13
ENET2_TX_FR 3.3V  
89 ENET2_TX_CLK GPIO2_IO14 ENET2_TX_CLK
     , UART8_CTS_B , ECSPI4_MISO , ENET2_REF_CL K2 , GPIO2_IO14 , KPP_ROW07 , ANATOP_OTG 2_ID ,
     EPDC_SDDO14
ENET2_TX_CLK 3.3V  
90 GND   terre GND    
91 LCD_DONNÉES23 GPIO3_IO28 EPDC_SDCE03
     , LCDIF_DATA23
     MQS_GAUCHE ,
     MQS_GAUCHE ,
LCDIF_DATA23 3.3V  
      CSI_DATA15, EIM_DATA15, GPIO3_IO28, SRC_BT_CFG31
     , USDHC2_DAT
     A3
     
92 LCD_DONNÉES22 GPIO3_IO27 LCDIF_DATA22
     , MQS_RIGHT , ECSPI1_MOSI , CSI_DATA14 , EIM_DATA14 , GPIO3_IO27 , SRC_BT_CFG30
     , USDHC2_DAT A2 ,
     EPDC_SDCE02
LCDIF_DATA22 3.3V  
93 LCD_DONNÉES21 GPIO3_IO26 LCDIF_DATA21
     , UART8_RX , ECSPI1_SS0 , CSI_DATA13 , EIM_DATA13 , GPIO3_IO26 , SRC_BT_CFG29
     , USDHC2_DAT A1 ,
     EPDC_SDCE01
LCDIF_DATA21 3.3V  
94 LCD_DONNÉES20 GPIO3_IO25 EIM_DATA12, GPIO3_IO25, SRC_BT_CFG28
     , USDHC2_DAT A0 , EPDC_VCOM0 1 , LCDIF_DATA20
     , UART8_TX ,
LCDIF_DATA20 3.3V  
      ECSPI1_SCLK ,
     CSI_DATA12
     
95 LCD_DONNÉES1 9 GPIO3_IO24 EIM_DATA11, GPIO3_IO24, SRC_BT_CFG27
     , USDHC2_CLK , EPDC_VCOM0 0 ,
     LCDIF_DATA19
     , PWM6_OUT , WDOG1_WDO G_ANY ,
     CSI_DATA11
LCDIF_DATA19 3.3V  
96 LCD_DONNÉES18 GPIO3_IO23 LCDIF_DATA18
     , PWM5_OUT , CA7_MX6ULL_EVENTO , CSI_DATA10 , EIM_DATA10 , GPIO3_IO23 , SRC_BT_CFG26
     , USDHC2_CMD
     , EPDC_BDR01
LCDIF_DATA18 3.3V  
97 LCD_DONNÉES17 GPIO3_IO22 LCDIF_DATA17
     , UART7_RX , CSI_DATA00 , EIM_DATA09 , GPIO3_IO22 , SRC_BT_CFG25
     , USDHC2_DAT A7 ,
     EPDC_GDSP
LCDIF_DATA17 3.3V  
98 LCD_DONNÉES16 GPIO3_IO21 LCDIF_DATA16
     , UART7_TX , CSI_DATA01 ,
     EIM_DATA08 ,
LCDIF_DATA16 3.3V  
      GPIO3_IO21, SRC_BT_CFG24
     , USDHC2_DAT A6 ,
     EPDC_GDCLK
     
99 LCD_DONNÉES15 GPIO3_IO20 LCDIF_DATA15
     , SAI3_TX_DATA
     , CSI_DATA23 , EIM_DATA07 , GPIO3_IO20 , SRC_BT_CFG15
     , USDHC2_DAT A5 ,
     EPDC_GDRL
LCDIF_DATA15 3.3V  
100 LCD_DONNÉES1 4 GPIO3_IO19 LCDIF_DATA14
     , SAI3_RX_DATA
     , CSI_DATA2 , EIM_DATA0 , GPIO3_IO19 , SRC_BT_CFG14
     , USDHC2_DAT A4 ,
     EPDC_SDSHR
LCDIF_DATA14 3.3V  
101 LCD_DONNÉES13 GPIO3_IO18 LCDIF_DATA13
     , SAI3_TX_BCLK
     , CSI_DATA21 , EIM_DATA05 , GPIO3_IO18 , SRC_BT_CFG13
     , USDHC2_RESE T_B ,
     EPDC_BDR00
LCDIF_DATA13 3.3V  
102 LCD_DONNÉES12 GPIO3_IO17 LCDIF_DATA12
     , SAI3_TX_SYNC
     , CSI_DATA20 , EIM_DATA04 , GPIO3_IO17 , SRC_BT_CFG12
     , ECSPI1_RDY , EPDC_PWRCTR
     L00
LCDIF_DATA12 3.3V  
103 LCD_DONNÉES11 GPIO3_IO16 LCDIF_DATA11
     , SAI3_RX_BCLK
     , CSI_DATA19 , EIM_DATA03 , GPIO3_IO16 , SRC_BT_CFG11
     , FLEXCAN2_RX
     , EPDC_PWRSTA
     T
LCDIF_DATA11 3.3V  
104 LCD_DONNÉES10 GPIO3_IO15 LCDIF_DATA10
     , SAI3_RX_SYNC
     , CSI_DATA18 , EIM_DATA02 , GPIO3_IO15 , SRC_BT_CFG10
     , FLEXCAN2_TX , EPDC_PWRCO
     M
LCDIF_DATA10 3.3V  
105 LCD_DONNÉES9 GPIO3_IO14
     _
LCDIF_DATA09
     , SAI3_MCLK , CSI_DATA17 , EIM_DATA01 , GPIO3_IO14 ,
     SRC_BT_CFG09
LCDIF_DATA09 3.3V  
      , FLEXCAN1_RX
     , EPDC_PWRWA
     KE
     
106 LCD_DONNÉES8 GPIO3_IO13 LCDIF_DATA08
     , SPDIF_IN , CSI_DATA16 , EIM_DATA00 , GPIO3_IO13 , SRC_BT_CFG08
     , FLEXCAN1_TX ,
     EPDC_PWRIRQ
LCDIF_DATA08 3.3V  
107 LCD_DONNÉES7 GPIO3_IO12 LCDIF_DATA07
     , UART7_RTS_B , ENET2_1588_E VENT3_OUT , SPDIF_EXT_CL K , GPIO3_IO12 , SRC_BT_CFG07
     , ECSPI1_SS3 ,
     EPDC_SDDO07
LCDIF_DATA07 3.3V  
108 LCD_DONNÉES6 GPIO3_IO11 LCDIF_DATA06
     , UART7_CTS_B , ENET2_1588_E VENT3_IN , SPDIF_LOCK , GPIO3_IO11 , SRC_BT_CFG06
     , ECSPI1_SS2 ,
     EPDC_SDDO06
LCDIF_DATA06 3.3V  
109 LCD_DONNÉES5 GPIO3_IO10 LCDIF_DATA05
     , UART8_RTS_B ,
     ENET2_1588_E
LCDIF_DATA05 3.3V  
      VENT2_OUT, SPDIF_OUT, GPIO3_IO10, SRC_BT_CFG05
     , ECSPI1_SS1 ,
     EPDC_SDDO05
     
110 LCD_DONNÉES4 GPIO3_IO9 LCDIF_DATA04
     , UART8_CTS_B , ENET2_1588_E VENT2_IN , SPDIF_SR_CLK
     , GPIO3_IO09 , SRC_BT_CFG04
     , SAI1_TX_DATA
     ,
     EPDC_SDDO04
LCDIF_DATA04 3.3V  
111 LCD_DONNÉES3 GPIO3_IO8 LCDIF_DATA03
     , PWM4_OUT , ENET1_1588_E VENT3_OUT , I2C4_SCL , GPIO3_IO08 , SRC_BT_CFG03
     , SAI1_RX_DATA
     ,
     EPDC_SDDO03
LCDIF_DATA03 3.3V  
112 LCD_DONNÉES2 GPIO3_IO7 LCDIF_DATA02
     , PWM3_OUT , ENET1_1588_E VENT3_IN , I2C4_SDA , GPIO3_IO07 , SRC_BT_CFG02
     , SAI1_TX_BCLK
     EPDC_SDDO02
LCDIF_DATA02 3.3V  
113 LCD_DONNÉES1 GPIO3_IO6 LCDIF_DATA01
     , PWM2_OUT , ENET1_1588_E VENT2_OUT , I2C3_SCL , GPIO3_IO06 , SRC_BT_CFG01
     , SAI1_TX_SYNC
     ,
     EPDC_SDDO01
LCDIF_DATA01 3.3V  
114 LCD_DONNÉES0 GPIO3_IO5 LCDIF_DATA00
     , PWM1_OUT , ENET1_1588_E VENT2_IN , I2C3_SDA , GPIO3_IO05 , SRC_BT_CFG00
     , SAI1_MCLK ,
     EPDC_SDDO00
LCDIF_DATA00 3.3V  
115 CSI_DATA5 GPIO4_IO26 CSI_DATA07, USDHC2_DAT A5, ECSPI1_SS0, EIM_AD05, GPIO4_IO26, SAI1_TX_BCLK
     , USDHC1_CD_B
     , ESAI_TX_CLK
CSI_DATA07 3.3V  
116 CSI_PIXCLK GPIO4_IO18 CSI_PIXCLK , USDHC2_WP , RAWNAND_CE 3_B ,
     I2C1_SCL, EIM_OE, GPIO4_IO18,
     SNVS_HP_VIO_
CSI_PIXCLK 3.3V  
      5, UART6_RX,
     ESAI_TX2_RX3
     
117 CSI_DATA06 GPIO4_IO27 CSI_DATA08, USDHC2_DAT A6, ECSPI1_MOSI, EIM_AD06, GPIO4_IO27, SAI1_RX_DATA
     , USDHC1_RESE T_B ,
     ESAI_TX5_RX0
CSI_DATA08 3.3V  
118 CSI_DATA02 GPIO4_IO23 CSI_DATA04, USDHC2_DAT A2, ECSPI2_MOSI, EIM_AD02, GPIO4_IO23, SAI1_RX_SYNC
     , UART5_RTS_B ,
     ESAI_RX_FS
CSI_DATA04 3.3V  
119 CSI_MCLK GPIO4_IO17 CSI_MCLK , USDHC2_CD_B
     , RAWNAND_CE 2_B , I2C1_SDA , EIM_CS0_B , GPIO4_IO17 ,
     SNVS_HP_VIO_5_CTL , UART6_TX ,
     ESAI_TX3_RX2
CSI_MCLK 3.3V  
120 CSI_HSYNC GPIO4_IO20 CSI_HSYNC , USDHC2_CMD
     , I2C2_SC,
     EIM_LBA_B ,
CSI_HSYNC 3.3V  
      GPIO4_IO20, PWM8_OUT, UART6_CTS_B,
     ESAI_TX1
     

5. Paramètres électriques du DSOM-060N NXP I.MX 6ULL ​​SOM

5.1 Paramètres électriques absolus
Paramètre Description Min
     Valeur
Max
     Valeur
unité
5V_IN(_1/_2) 5V_IN( _1/_2 ) Tension d'entrée - 0.3 6.0 _ V
VDD_COIN_3V Entrée d'alimentation RTC - 0.3 3.6 _ V
Ta Température de fonctionnement - 40 85
Ts Stocker la plage de température - 50 95

Note: L'exposition à des conditions au-delà des valeurs nominales maximales absolues peut causer des dommages permanents et affecter la fiabilité et la sécurité de l'appareil et de ses systèmes. Les opérations fonctionnelles ne peuvent être garanties au-delà des valeurs spécifiées dans les conditions recommandées.

5.2 Paramètres de fonctionnement normaux
Paramètre Description Valeur Min Typique
     Valeur
Valeur max Unité
5V_IN(_1/_2) 5V_IN( _1/_2 ) Tension d'entrée 4.8 5 5.2 V
VDD_COIN_3V Entrée d'alimentation RTC 2.9 3.0 3.3 V
5V_IN( _1/_2 ) Courant d'alimentation 5V_IN( _1/_2 ) Courant d'entrée     0.3 A
Ta Température de fonctionnement - 40 25 85
Ts Stocker la plage de température - 50 25 95

6. Directives de conception matérielle du DSOM-060N NXP I.MX 6ULL ​​SOM

6.1 Configuration du démarrage du système
image7

Le micrologiciel du système sur module est stocké sur un périphérique de stockage externe tel qu'un
EMMC, NAND ou carte SD. Pour démarrer correctement, le système sur module nécessite un démarrage
configuration qui lui permet de lire le micrologiciel à partir de l'emplacement de mémoire correct.
La conception de la configuration de démarrage se trouve sur la carte de développement.

Un commutateur DIP à huit positions peut être utilisé pour répondre au besoin de quatre modes
configurations. De plus, l'alimentation 3.3V utilisée ici fournit toute la puissance
pour les périphériques sur la carte porteuse.

6.6 Débogage du port série
image12

La carte de développement connecte le CH340 au port série de débogage pour faciliter
débogage et ajoute un commutateur analogique pour l'isolation entre les deux. Le but
du commutateur analogique est d'empêcher le CH340 d'interférer avec le démarrage de
le système sur le module via les broches du port série de débogage. Lors de la création de votre propre
fond de panier, vous pouvez le concevoir en fonction de votre situation réelle.

6.7 port réseau
image17

Note: le câblage entre la puce PHY et le système sur module ne doit pas être trop long,
et essayez de garder la puce PHY aussi près que possible du système sur le module. En tant que noyau
La carte fournira une horloge de 50 MHz à la puce PHY via une broche, le câblage de cette
la broche est trop longue, ce qui entraînera une mauvaise qualité du signal, et le PHY ne sera pas
reconnu correctement. La carte mère gère et communique avec la puce PHY
via deux broches, MDIO et MDC, et les données sont transmises via les liaisons TX et RX
épingles. Les lignes de données entre la puce PHY et l'interface réseau doivent être
différentiel. L'alignement devrait idéalement répondre aux exigences des
normes d'alignement.

6.8 Broches RVB-LCD

La broche LCD_DATA est à la fois une broche de données pour la connexion à l'écran LCD et un boot
broche de configuration au démarrage. Lorsque l'écran LCD n'est pas utilisé, cette partie du
La broche peut être réutilisée pour d'autres fonctions, mais il convient de noter que la connexion
l'appareil externe ne définira pas cette partie de la broche haute ou basse lorsqu'il est alimenté à
évitez d'interférer avec l'état du niveau lu par la carte mère pendant le démarrage. Si la
le niveau correct n'est pas lu, le système sur le module ne pourra pas charger le micrologiciel Linux
correctement depuis le stockage externe et démarrer.
Dans la carte de développement, notre écran utilise trois broches LCD_DATA comme broches d'identification d'écran,
et il y a des résistances pull-up et pull-down soudées sur les broches d'identification. Comme le
les résistances pull-up et pull-down soudées affecteront le démarrage normal du
carte de développement, la carte de développement ajoute trois commutateurs analogiques à l'écran LCD
interface pour l'isolement. Le schéma suivant montre.

image18
Si vous n'utilisez pas notre écran, vous pouvez déterminer s'il interférera avec le démarrage normal de la carte mère en fonction de l'écran réel que vous utilisez ou des circonstances spécifiques de la puce de l'adaptateur. On suppose qu'une connexion directe peut être établie si elle n'interfère pas.
6.9 PIO5 (GPIO1-05)

Le brochage GPIO5 sur le système sur le module nécessite une attention lors de l'utilisation. Cette broche est utilisée
pour commuter la tension de l'interface SDIO1. Lorsque GPIO5 est élevé, il définit la logique
haut niveau de l'interface SDIO1 à 1.8V. Lorsqu'il est bas, il définit le niveau logique haut sur
3.3V. Notez que lors de l'utilisation de la broche d'interface SDIO1, le niveau de broche GPIO5 doit
restent inchangés pour éviter les changements de tension provoquant une carte périphérique et centrale
les niveaux logiques sont incompatibles, ce qui peut entraîner un fonctionnement anormal. Lors de l'utilisation des interfaces GPIO5 et SDIO1, assurez-vous que le périphérique connecté au SDIO1
L'interface est compatible avec les deux niveaux de tension. Sinon, il est recommandé de
laissez GPIO5 vacant et utilisez uniquement l'interface SDIO1.

image19
image21
6.10 Section RTC
La broche VDD_COIN_3V alimente la partie RTC intégrée de la puce avec une pile bouton. En raison de la forte consommation d'énergie du RTC intégré, il est recommandé d'utiliser un module RTC externe. Lorsque vous n'utilisez pas le module RTC fourni avec la puce, évitez de connecter cette broche directement à l'alimentation 3.3 V de la carte de base. La connexion au fond de panier peut provoquer un démarrage ou une alimentation anormale. Le module RTC intégré consomme rapidement l'énergie de la pile bouton lorsqu'il est en mode veille, pensez donc à utiliser un module RTC externe (par exemple, PCF85163), selon les exigences du projet.
image20
6.11 Broche PMIC_ON_REQ
Cette broche est la broche de signal pour activer l'alimentation 3.3 V de la carte de base. Normalement, lorsque la carte mère s'allume, elle tire cette broche vers le haut pour activer l'alimentation 3.3 V de la carte de base et la démarrer davantage. La capacité de charge de cette broche est faible, donc si la broche du convertisseur DCDC de la carte de base nécessite plus de puissance d'entraînement, ajoutez votre propre circuit d'entraînement. N'ajoutez pas de condensateurs pull-down à cette broche lors de son utilisation, car cela pourrait empêcher la carte mère de démarrer correctement
image22
Le condensateur pull-down connecté à PMIC_ON_REQ sur la carte de développement n'est actuellement pas soudé. Si vous le soudez, cela provoquera une exception de démarrage
6.12 Problèmes de démarrage de la carte mère
  • Construction Système sur module (SOM) ne démarre pas correctement avec une alimentation directe de 5 V. Un circuit de démarrage approprié sur la carte porteuse est nécessaire pour que la carte mère démarre correctement.
  • Si le circuit de démarrage est présent, le timing de mise sous tension doit être respecté. La carte mère reçoit d'abord une alimentation de 5 V, et après qu'elle se soit stabilisée, PMIC_ON_REQ est tiré vers le haut pour activer la sortie 3.3 V de la carte de base via PMIC_ON_REQ, et 3.3 V tire vers le haut les broches de configuration pour le démarrage. La carte mère lit les broches de configuration et démarre le micrologiciel dans la mémoire appropriée.
  • La carte mère a des exigences spécifiques pour 5 V et 3.3 V. Certaines puces de conversion de tension CC-CC nécessitent un petit temps de montée pour stabiliser la sortie 5 V après l'activation. Le temps de montée de 5 V et 3.3 V doit être aussi court que possible, et les 3.3 V utilisés par les périphériques de la carte de base doivent de préférence être émis après l'activation des 3.3 V. Dès que PMIC_ON_REQ est mis à l'état haut, il lit les informations de configuration à partir du commutateur à tirette. Le temps spécifique pour cela n'est pas divulgué par NXP. Nous avons testé qu'il n'y a pas de temps supplémentaire, essentiellement PMIC_ON_REQ est mis à l'état haut puis lit la configuration de démarrage. S'il ne le lit pas ou lit la mauvaise configuration, il ne démarrera pas ou passera en état de fausse mort.
  • Pour déterminer si la carte mère est à l'état d'arrêt, mesurez la tension sur la carte mère. Si la carte mère fonctionne normalement, la broche ON_OFF et la broche PMIC_ON_REQ émettront un niveau élevé. Dans l'état d'arrêt, la broche ON_OFF reste haute et PMIC_ON_REQ devient basse. Pour quitter l'état d'arrêt, retardez la broche ON_OFF à la terre et attendez que PMIC_ON_REQ revienne à un niveau élevé.
  • La mise sous tension des périphériques sur la carte porteuse doit suivre la mise sous tension de la carte principale, sinon un retour de courant se produira, empêchant le démarrage normal de la carte principale.
6.13 Quelques problèmes d'interface périphérique
  • Si un périphérique USB continue de demander un nouveau périphérique ou ne répond pas lorsqu'il est connecté, vérifiez que l'alimentation USB_OTG_VBUS du système sur module est normale, que l'alimentation de l'interface USB est normale (les périphériques USB doivent être alimentés à partir du connecteur femelle) et que l'orientation du câble de données USB est conforme à la norme d'orientation.
  • Si la carte TF ne répond pas ou si l'initialisation échoue, mettez à la terre la coque de certains supports de carte TF pour que la carte TF fonctionne correctement. Pour garantir un transfert de données fluide, vérifiez que l'alignement de l'alimentation et du câble de données est conforme à la norme d'alignement SDIO. La puce PHY et la carte mère ne doivent pas être trop éloignées.
    Essayez de garder la puce PHY et la carte mère proches l'une de l'autre pour éviter la dégradation de la qualité de communication causée par un alignement long. Les alignements doivent être aussi proches que possible de la norme.

7. Dimensions du produit DSOM-060N NXP I.MX 6ULL ​​SOM

image23
image24
Produit Paramètre
Extérieur Trou de timbre
Taille de la carte mère 38mm * 38mm
Espacement des broches 1.2mm
Taille du clavier NIP 2.0mm * 0.7mm
Nombre de pins 120 Pins
Nombre de couches Étages 8
Warpage moins de 0.5%

documentation

DusunIoT propose un ensemble complet de ressources de développement, notamment QUICK START, SDK, packaging du micrologiciel, micrologiciel du module, outils, divers logiciels tiers, etc.

Spécifications des produits IoT associés

Système DSOM-040R Rockchip RK3588 sur module

Le SoM DSOM-040R est doté d'un processeur RK3588 8 cœurs 64 bits, technologie 8 nm, jusqu'à 2.2 GHz, prend en charge plusieurs systèmes d'exploitation, avec codec 8K, NPU 6TOPS, ISP48 3.0MP, interfaces riches

Vous recherchez un fournisseur d'appareils IoT pour vos projets ?

CONTACTEZ-NOUS

    Ce site est protégé par reCAPTCHA et Google Politique de Confidentialité que le béton ey Conditions d’utilisation s'appliquent.

    CONTACTEZ-NOUS

      Ce site est protégé par reCAPTCHA et Google Politique de Confidentialité que le béton ey Conditions d’utilisation s'appliquent.

      Bienvenue chez DusunIoT

      Salut 👋 Y a-t-il quelque chose que nous pouvons vous aider aujourd'hui ? Veuillez remplir le formulaire ci-dessous pour que l'équipe fasse un suivi si vous devenez déconnecté.

        DusunIoT Programme de distribution

          Ce site est protégé par reCAPTCHA et Google Politique de Confidentialité que le béton ey Conditions d’utilisation s'appliquent.

            Ce site est protégé par reCAPTCHA et Google Politique de Confidentialité que le béton ey Conditions d’utilisation s'appliquent.